*商品について |
|
表紙はついていません(本文のみ中綴じ製本です)。
号単位でも購入できます。
すべてモノクロ印刷です。
Extended Summaryはついていません。
|
|
・会員価格 ¥550 |
・一般価格 ¥770 |
|
こちらはBookPark「電気学会 電子図書館(IEEJ Electronic Library)」による文献紹介ページです。 |
|
|
|
電気学会会員の方はこちらから一旦ログインのうえ、マイページからお入りください。
会員価格で購入することができます。
|
|
非会員の方はログインの必要はありません。このまま お進みください。 |
|
|
■論文No. |
|
■ページ数 |
8ページ |
■発行日
|
2018/07/01 |
■タイトル |
低容量化カオスニューロンモデルの出力電圧に対する検討 |
■タイトル(英語) |
A Study on Output Voltage of a Chaotic Neuron Model with Low Capacity |
■著者名 |
佐々木 芳樹(日本大学理工学部),佐伯 勝敏(日本大学理工学部/日本大学大学院理工学研究科) |
■著者名(英語) |
Yoshiki Sasaki (College of Science & Technology, Nihon University), Katsutoshi Saeki (College of Science & Technology, Nihon University/Graduate School of Science & Technology, Nihon University) |
■価格 |
会員 ¥550 一般 ¥770 |
■書籍種類 |
論文誌(論文単位) |
■グループ名 |
【C】電子・情報・システム部門 |
■本誌 |
電気学会論文誌C(電子・情報・システム部門誌) Vol.138 No.7 (2018)特集:平成29年電子・情報・システム部門大会
|
■本誌掲載ページ |
766-773ページ |
■原稿種別 |
論文/日本語 |
■電子版へのリンク |
https://www.jstage.jst.go.jp/article/ieejeiss/138/7/138_766/_article/-char/ja/
|
■キーワード |
CMOS,カオス,非線形電子回路,パルス形ハードウェアニューロンモデル,低容量 CMOS,Chaos,Nonlinear Electronics Circuit,Pulse-type Hardware Neuron Model,Low Capacitance Value |
■要約(日本語) |
|
■要約(英語) |
In recent years, a number of studies of neural networks have been conducted with the purpose of applying engineering to the brain. Previously, we proposed a pulse-type hardware chaotic neuron model with low capacity. However, the oscillation amplitude of proposed model became smaller. In this paper, we propose the voltage control chaotic neuron model. As a result, it is shown that the proposed model is able to achieve chaotic oscillation with sufficient amplitude. Furthermore, by constructing a neural network using the proposed chaotic neuron model, it is shown that patterns learned by STDP can be recalled. |
■版 型 |
A4 |
|
|
|